Mauguio, 法国 – 2021614: Cortus S.A.S., 一间系统级芯片 (SoC) 设计服务和集成电路 (IC) 供应商的领导者,今天宣布正在开发高性能的乱序(Out-of-Order, OoO) 处理器内核,这是隶属于欧洲 eProcessor 的一核心项目。该项目由巴塞罗那超级计算中心(Barcelona Supercomputing Center)领导,并得到 Euro HPC 基金的支持。

凭借其在先进处理器架构和 SoC 设计方面的国际专家团队,Cortus 为该项目带来了领先的技术创新并保持业界的领先地位。Cortus 因其在高性能和超低功耗的数字、混合信号、模拟和射频设计以及处理器架构与实体设计方面的专业知识而享誉全球。

这个为 eProcessor 项目所贡献的处理器,包括完整的缓存一致性(Cache coherency)设计,以此支持具有非常多处理器的超大型运算系统,并适用于全规模的超级计算机。

该处理器采用 RISC-V 64 位指令集架构;相比于英特尔和 AMD 所采用的通用型 CISC 架构,这种架构提供了许多优势。在 RISC-V 架构中,大量的编译器可见寄存器与加载/存储 (Load/Store) 作动机制的结合,减少了内存的操作;而这也意味着系统只需要更少的内存就能操作。利用RISC-V 的弱内存排序(Weak Memory Ordering) 模型并结合较少的内存操作能允许处理器在动态执行时进行优化;而这在只依靠完全存储排序(Total Store Order) 的方法中是不可能实现的。而这也使得 RISC-V 处理器能在每周期指令数 (Instructions Per Cycle; IPC) 上轻松超过 Intel/AMD 所采用的传统架构。此外,在缓存层次结构上相结合的原子内存操作(Atomic memory operations)优化,亦能大幅提高多线程(Multi-threaded)应用程序的性能,尤其是在大型 HPC 系统上运行的众多应用程序。

与强大的欧洲联盟合作使 Cortus 能为高性能计算 (HPC) 提供一个构建高端处理器内核的坚实基础。而其他优化版本则将用于数据服务器、高级驾驶辅助系统 (ADAS) 的人工智能 (AI)、汽车和手机所用之中央处理器(CPU),在此仅列举几例。

Cortus 提供了一个完整的生态系统(Ecosystem),包括集成开发环境(IDE)、编译器、汇编器、链接器、跟踪调试器(支持分析和安全认证的MC/DC所有的这些都经过仔细的测试与集成,并为Cortus 的战略合作伙伴和客户提供极为重要的价值。

关于 Cortus

Cortus 是一家领先业界的半导体、嵌入式系统和物联网解决方案公司。其总部位于毛吉奥(Mauguio,法国南方蒙彼利埃附近),在梅勒伊(Meyreuil,法国)和莫斯科(俄罗斯)等地设有办事处,并在希腊、意大利、巴西和台湾设有子公司。

Cortus基于其广泛的IP产品组合,提供全方位的IC设计服务;其中包括各种处理器、数字、模拟、混合信号和射频的IP;并提供客户各类原型设计和验证的完整解决方案;其中包括汽车、图像处理、工业控制、卫星、M2M控制器、安全微控制器、智能电表、无线通信、触摸屏控制器、物联网设备、 SIM卡、银行卡、电子护照等各种领域。

Cortus DASH7 联盟的董事会成员。

Cortus RISC-V 基金会的十几个白金创始成员之一,也是 RISC-V 国际的战略成员。欲了解更多信息,请访问:  www.cortus.com.

媒体和投资者联系方式:

Cortus SAS
公司联系Mr. Christophe Genevois
Director of Operations

Tel: +33 4.30.96.70.00
christophe.genevois@cortus.com